北京太速科技博客
orihard920
全部博文(103)
2024年(14)
2023年(17)
2022年(30)
2021年(28)
2020年(6)
2019年(4)
2018年(1)
2017年(3)
gaokeke1
fly_tige
丸喵喵
xiao94yi
hexiaoya
universa
km康蒙92
liu65171
wojiuzhu
分类: 高性能计算
2022-02-22 17:06:51
本板卡系我司自主研发的基于6U CPCI处理板,适用于多核处理器多输入芯片验证的应用。芯片采用工业级设计。
基于XCVU440T的多核处理器多输入芯片验证板卡基于6U CPCI架构,是单机中的一个计算控制板卡,以Xilinx XCVU440-FLGA2892 FPGA(作为处理器载体)为核心,FPGA XC7A200T作为信号的的电平转换功能,辅助外围接口驱动芯片,完成双FMC,光纤,网络,3.3V IO的扩展,为用户完成控制及计算,芯片验证提供充分的可能性。验证板原理框图如下:
图 2:板卡结构框图
存储区可配置FLASH、SRAM、DDR3-SRAM,按照目前元器件可获得性及需求,为单板配置:
1)FLASH:(64M×16bit/片)×3片,(可选S29GL01GP,32bit数据+8bit校验,共40位并行);
2)SRAM:(1M×16bit/片×3片)/组×2组,(可选IS61WV102416, 32bit数据+8bit校验,共40位并行);
3) DDR3: 两组DDR3颗粒,每组容量256M×16 共3片,40bit。
上一篇:光纤加速卡 第410篇:基于XCVU9P+ C6678的40G光纤的加速卡 高速数据采集,无线通信
下一篇:C6657子卡模块设计原理图第268篇:基于FMC接口的DSP TMS320C6657子卡模块
登录 注册