Chinaunix首页 | 论坛 | 博客
  • 博客访问: 825577
  • 博文数量: 264
  • 博客积分: 592
  • 博客等级: 中士
  • 技术积分: 1574
  • 用 户 组: 普通用户
  • 注册时间: 2011-10-24 22:02
文章分类

全部博文(264)

文章存档

2019年(2)

2018年(1)

2017年(1)

2016年(4)

2015年(14)

2014年(57)

2013年(88)

2012年(97)

分类:

2012-09-27 00:40:23

原文地址:PCI接口 作者:leonwang202

上图先


1. 接口控制管脚 (出问题时常测这些管脚)

FRAME#:帧周期信号。Master驱动,表示一次访问的开始和持续时间。 FRAME#无效时,是传输的最后一个数据周期。

IRDY#:Master准备好信号。
TRDY#:Slave准备好信号。

当这两者同时有效时,才能进行完整的数据传输,否则即为等待周期。

在写周期,IRDY#信号有效时,表示有效的数据信号已在AD0~AD31中建立;
在读周期,IRDY#信号有效时,表示Master已做好接收数据的准备。

在写周期,TRDY#信号有效,表示Slave已做好了接收数据的准备。
在读周期,TRDY#信号有效,表示有效数据已被送入AD0~AD31中,


STOP#:停止数据传送信号,由Slave发出。当它有效时,表示Slave请求Master终止当前的数据传送。

IDSEL:初始化设备选择信号。在读写配置空间时,用作Slave的片选信号(Slave通常把IDSEL连到AD[31:0]上的一根,PFA中的device id就是这么确定的)

DEVSEL#:设备选择信号,由Slave驱动,该信号有效时,当前Slave设备已被选中。


2.时序

读时序


写时序:


阅读(502) | 评论(0) | 转发(0) |
0

上一篇:UART接口

下一篇:MDI/MDIX接口

给主人留下些什么吧!~~