全部博文(436)
发布时间:2012-12-17 19:36:22
《Bottleneck Identification and Scheduling》 &n......【阅读全文】
发布时间:2012-12-17 18:28:22
第四次读书报告 赵雨洁 郑怡 这周我们主要负责虚拟机、ubuntu系统和db的安装,并且成功安装 第六部分写了与BIS类似的研究,并且比较他们的优劣,BIS是一个去识别和加速阻碍/瓶颈的综合的机制。 6.1第一个提到的是TM(Transactional Memory)他的目标是那些非常严重的障碍/瓶颈,并且他的前提是没有数据冲突,所以TM的限制有很多,二BIS不用考虑这些方面,他可以对任何障碍/瓶颈加速。 第二个是SS(Speculative Synchronization)他有四点1、SS不能隐藏有数据冲突的瓶颈,BIS可以。2、(第二点没懂)3、没有一个临界点。4、SS限制很多,不......【阅读全文】
发布时间:2012-12-17 18:20:11
Execution Migration in a Heterogeneous-ISA Chip Multiprocessor 这篇文章里介绍了一个在异构指令集架构单芯片多处理器上的指令转移的新技术。 CMP:Chip multiprocessors单芯片多处理器 ISA:instruction set architecture 微处理器的指令集架构,指令集架构是与程序设计有关的计算机架构的一部分,包括本地数据类型、指令、寄存器、地址模式、内存架构、中断和意外处理和外部 I/O 。 单指令集架构和多样的单芯片处理器可以得到更高的性能和功耗效率。 异构指令集架构单芯片......【阅读全文】
发布时间:2012-12-17 18:06:49
读书报告 为了充分利用一个异构指令集架构的协同管理平台,我们必须能够在异构的多核之间进行移位操作为了适应程序语言的变化和变化的外部条件。这篇名为移位执行在一个异构的指令及架构芯片的多重处理器的论文旨在探索移位在异构指令及架构协同管理平台。 现代通用的处理器在单膜上包含多核和行业路线图呼吁增加核的数量,当前行业生产均匀的CMP,然而研究结果表明单ISA(指令及架构)异构CMP(协同管理平台)可以取得更大的性能和功效,限制多核在单ISA上消除了一个重要的维度的潜在异构性。ISA已经被设计用来满足不同的目标:使硬件实现简单,以减少代码大小、减少内存访问,使更节能的硬件设计,或支持特定领域......【阅读全文】
发布时间:2012-12-17 16:07:44
这周阅读的内容是Execution Migration in a Heterogeneous-ISA Chip Multiprocessor这篇文章。我们采取分工阅读的方式,下面是对我与卫其江合作阅读部分要点的归纳以及对一些不懂得问题的总结。 1 heterogeneous chip multiprocessor(异构单芯片多处理器) 这种处理器在上周读到的论文中就有过提及,具体说来,它有多个核心,但是核心彼 此是不一致的,它在执行性能和能源效率上的优势要远远高于......【阅读全文】