在原理图中要注意对齐连线,如果元件还是显示节点有一个方框那就是你没有正确连接,还有就是注意选中snap to grid选项,并注意网络的大小,我是设为了最小,在导出网络表到allegro时出现“。。。。。。not found in PSMPATH or must be "dbdoctor"ed”的错误,正确的解决方法是在allegro中setup->user preference中的design_paths中有一个psmpath项目,点击上边的增加按键,填写上你的封装库的路径,然后就可以在place->manually中看到缺少的元件封装出现在package symbols中,此时再导出网络表,我的原理图借用了别的封装库,于是出现了“Couldn't find padstack”的错误,原因是焊盘路径也未设置正确,再同样到design_paths中,增加了焊盘路径使他指向引用的地方,只要还有这种错误就要查找引用的路径增加到这里来,再次导出,没有错误了。期间我还采用了复制封装和焊盘到生成的PCB目录下,但是忘记了设置pad的路径,所以多次未解决,仔细研究了一下就搞明白了,所以出现问题最需要的是冷静分析。
阅读(5858) | 评论(0) | 转发(0) |