Chinaunix首页 | 论坛 | 博客
  • 博客访问: 253849
  • 博文数量: 49
  • 博客积分: 1684
  • 博客等级: 上尉
  • 技术积分: 458
  • 用 户 组: 普通用户
  • 注册时间: 2009-03-09 22:45
文章分类

全部博文(49)

文章存档

2023年(1)

2021年(2)

2018年(2)

2017年(7)

2016年(2)

2015年(6)

2014年(13)

2013年(7)

2012年(7)

2011年(1)

2010年(1)

分类: LINUX

2015-08-11 08:20:33

        ARM32,官方正式叫法是ARMv7以前,的中断是有7个向量中断,后续ARM64,即ARMV8以后架构的中断已经不再是原来的7个,然后外面再挂一个GIC,之前单核上用的应该都是GICV1,后面针对多核出了GICV2。GICV1就比较简单了,不赘述,下面着重讲讲GICV2。
        现在一般的ARM SOC,特别是多核ARM,会支持非常丰富的外部中断及多核之前的一些中断。这里的中断要和ARM本身的中断严格区分开来。因为这里提到的中断,和ARM本身的7个向量中断是不一样的。ARM本身的中断是CPU上的,这些外部的中断都是通过GIC处理之后,再交给CPU的,而且是交给CPU的IRQ或FIQ。
        下面来张图,就可以一目了然。



SGI和PPI占了GIC上对应每个CPU的前32个中断中的前后16个,后面的就是SPI了


阅读(3932) | 评论(0) | 转发(0) |
给主人留下些什么吧!~~