Chinaunix首页 | 论坛 | 博客
  • 博客访问: 126488
  • 博文数量: 14
  • 博客积分: 1430
  • 博客等级: 上尉
  • 技术积分: 155
  • 用 户 组: 普通用户
  • 注册时间: 2008-03-15 16:40
文章分类
文章存档

2015年(1)

2011年(1)

2009年(1)

2008年(11)

我的朋友

分类: WINDOWS

2008-04-23 11:27:40

  更换了厂家后,液晶铰链线的问题又出现了,还是来自线间的串扰,不接铰链线用示波器测试后发现从主板上出来的信号就不纯净,方波上加载了正弦波,不知道是不是板子布线方面是不是有些地方没注意到。
  测试了一下CLK、HSYNC、VSYNC的周期,分别约为200ns、66.4us、16.4ms。
  Thsync/Tclk 约为320,Tvsync/Thsync约为240。
 
  CLK的值测试的比较精确 200ns, 频率为5MHz,与实际设置值一致。
  2410晶振采用12MHZ,通过锁项环升至FCLK=200MHZ, 通过CLKDIVN寄存器设置FCLK:HCLK:PCLK=1:2:4,则HCLK = 100MHZ,通过LCDCON1寄存器设置CLKVAL的值,计算液晶时钟CLK=HCLK/((CLKVAL+1)*2) = 5MHZ.
阅读(3271) | 评论(0) | 转发(0) |
给主人留下些什么吧!~~