hexiaoyan920的ChinaUnix博客
hexiaoyan920
全部博文(6)
2023年(2)
2022年(2)
2020年(2)
原子地球
km康蒙92
格伯纳
分类: 大数据
2020-12-11 11:51:24
基于XC7Z100+ADRV9009的双收双发无线电射频板卡是基于Xilinx ZYNQ FPGA和ADI的无线收发芯片ADRV9009开发的专用功能板卡,用于5G小基站,无线图传,数据收发等领域。
板卡使用XC7Z100 作为主处理器,包含Dual ARM Cortex-A9核处理器的嵌入式处理,PS端32bit 1GB容量DDR3存储,1路RS232接口,1路USB接口1路10-100-1000网络接口,PS端QSPI flash存储,PS端SD卡,Emmc存储;PL端64bit 2GB容量DDR3存储,PL端扩展HDMI 输出实现视频显示应用,PL端扩展9路I/O,4个LED指示灯。
PL端外扩ADRV9009芯片,ADRV9009是一款高集成度射频(RF)、捷变收发器,提供双通道发射器和接收器、集成式频率合成器以及数字信号处理功能。这款IC具备多样化的高性能和低功耗组合,FMC子卡为2路输入,2路输出的射频收发卡,配合FPGA工作满足3G、4G和5G宏蜂窝时分双工(TDD)基站应用要求。
板卡数字接口:
板卡模拟接口:
板卡性能指标:
No.
Items
Specifications
Remark
Tx
1
Frequency
100~6000MHz
2
Bandwidth
Up to 450 MHz
Tx real-time bandwidth, tunable
3
Transmission Power
17dBm
100~6000MHz, CW
4
EVM
<0.7%
5
Gain Control Range
32dB
6
Gain Step
0.05 dB
7
ACLR
< -64dBc
@0dBm output
8
Spurious
60dBc
9
SSB Suppression
65dBc
10
LO Suppression
70dBc
11
DAC Sample Rate (max)
122.88MS/s
12
DAC Resolution
14bits
Rx
8 to 200 MHz
real-time bandwidth, tunable
Sensitivity:
-93dBm@20MHz
Noise Figure <3dB
<1.5%
@ -30dBm input
61.5dB
Including 30dB of ADRV9009 inside
0.5dB
Rx Alias Band Rejection
80dB
Due to digital filters
Noise Figure
<3dB
Maximum RX gain
IIP3 (@ typ NF)
-25dBm
ADC Sample Rate (max)
122.88 MS/s
ADC Resolution
16bits
ADC Wideband SFDR
78dBc
Voltage
3.3V& 12V
ON/OFF TIME
<6uS
TDD model
Duplexing Model
TDD
Power Consumptions
<6W
物理特性
三、软件系统
参考ADI的整体软件架构:
驱动文件
AD采集1.2G波形:
上一篇:AD采集处理板卡第429篇:基于ZYNQ XC7Z035+ADS5474的2路400Msps AD采集处理板卡
下一篇:ORihard KCU116E: 经济实惠的 100Gbps 网络和存储 FPGA 开发平台
登录 注册