Chinaunix首页 | 论坛 | 博客
  • 博客访问: 205475
  • 博文数量: 91
  • 博客积分: 0
  • 博客等级: 民兵
  • 技术积分: 15
  • 用 户 组: 普通用户
  • 注册时间: 2015-12-09 10:37
文章分类
文章存档

2016年(87)

2015年(4)

我的朋友

分类: LINUX

2016-03-12 23:15:14

在LCD驱动程序中,需要我们根据LCD datasheet来设置相应的参数,这些参数包括:pixclock,left_margin,right_margin,upper_margin,lower_margin,hsync_len,vsync_len,VBP,VFB,VSPW,HBP,HFP,HSPW。下图是典型的TFT LCD时序图:

 

   __u32 pixclock; /*像素时钟(皮秒)*/
  __u32 left_margin; /*行切换,从同步到绘图之间的延迟
*/
  __u32 right_margin; /*行切换,从绘图到同步之间的延迟
*/
  __u32 upper_margin; /*帧切换,从同步到绘图之间的延迟
*/
  __u32 lower_margin; /*帧切换,从绘图到同步之间的延迟
*/
  __u32 hsync_len; /*水平同步的长度
*/
  __u32 vsync_len; /*垂直同步的长度*/

 

VBP(vertical back porch):表示在一帧图像开始时,垂直同步信号以后的无效的行数,对应驱动中的upper_margin

  VFB(vertical front porch):表示在一帧图像结束后,垂直同步信号以前的无效的行数,对应驱动中的lower_margin

  VSPW(vertical sync pulse width):表示垂直同步脉冲的宽度,用行数计算,对应驱动中的vsync_len

  HBP(horizontal back porch):表示从水平同步信号开始到一行的有效数据开始之间的VCLK的个数,对应驱动中的left_margin

  HFP(horizontal front porth):表示一行的有效数据结束到下一个水平同步信号开始之间的VCLK的个数,对应驱动中的right_margin

        HSPW(horizontal sync pulse width):表示水平同步信号的宽度,用VCLK计算,对应驱动中的hsync_len

 

   之前老是搞不清楚LCD驱动程序中的pixclock的计算方法,闲杂清楚了,赶紧记录下来:

pixclock的计算:

DOTCLK = fframe × (X + HBP + HFP+HSPW) × (Y + VBP + VFP+VSPW)  (单位:MHz)

pixclock = 1012/ DOTCLK=1012/ (fframe × (X + HBP + HFP+HSPW) × (Y + VBP + VFP+VSPW)) (单位:皮秒)

 

例如:

 

  1. struct fb_videomode {
  2.  const char *name; /* optional */
  3.  u32 refresh; /* optional */
  4.  u32 xres;
  5.  u32 yres;
  6.  u32 pixclock; //单位为皮秒

  7.  u32 left_margin;
  8.  u32 right_margin;
  9.  u32 upper_margin;
  10.  u32 lower_margin;
  11.  u32 hsync_len;
  12.  u32 vsync_len;
  13.  u32 sync;
  14.  u32 vmode;
  15.  u32 flag;
  16. };
  17. struct fb_videomode mxcfb_modedb[] =
阅读(1250) | 评论(0) | 转发(0) |
给主人留下些什么吧!~~