Chinaunix首页 | 论坛 | 博客
  • 博客访问: 416981
  • 博文数量: 380
  • 博客积分: 75
  • 博客等级: 民兵
  • 技术积分: 1925
  • 用 户 组: 普通用户
  • 注册时间: 2011-09-05 15:35
文章分类

全部博文(380)

文章存档

2014年(1)

2013年(2)

2012年(19)

2011年(358)

我的朋友

分类:

2011-09-11 15:42:24

74LS373中文资料 可以替代 74373,74HC373 54ALS373,54LS373,54HC373 中文资料 中文手册 芯片中文资料 芯片中文手册

74LS373是八D锁存器(3S,锁存允许输入有回环特性) ,常应用在地址锁存及输出口的扩展中。
简要说明:
SN74LS373, SN74LS374 常用的8d锁存器,常用作地址锁存和i/o输出. 可以用74hc373代换. 74LS373是低功耗肖特基TTL8D锁存器,74H373是高速CMOS器件,功能与74LS373相同,两者可以互换。74LS373内有8个相同的D型(三态同相)锁存器,由两个控制端(11脚G或EN;1脚OUT、CONT、OE)控制。当OE接地时,若G为高电平,74LS373接收由PPU输出的地址信号;如果G为低电平,则将地址信号锁存。

工作原理:74LS373的输出端O0~O7可直接与总线相连。当三态允许控制端OE为低电平时,O0~O7
为正常逻辑状态,可用来驱动负载或总线。当OE为高电平时,O0~O7呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。 
     当锁存允许端LE为高电平时,O随数据D而变。当LE为低电平时,O被锁存在已建立的数据电平。

74LS373引脚(管脚)图:

74LS373内部逻辑图:

74LS373真值表:

 

点击下载

点击下载

 

 

阅读(2210) | 评论(0) | 转发(0) |
给主人留下些什么吧!~~