Chinaunix首页 | 论坛 | 博客
  • 博客访问: 593587
  • 博文数量: 119
  • 博客积分: 6010
  • 博客等级: 准将
  • 技术积分: 1583
  • 用 户 组: 普通用户
  • 注册时间: 2008-08-15 09:18
文章分类

全部博文(119)

文章存档

2011年(3)

2010年(21)

2009年(44)

2008年(51)

我的朋友

分类:

2008-08-15 17:32:44

   问: 为什么有的SDRAM 地址线或数据线上面要串接电阻?
   答:下面是我找的网上的资料,才知道高频信号一般会存在震荡,为了抵消信号震荡所以传接电阻,如图效果很明显.
 
下面两张图是从一个实际的Protel做的PCB上,导出HYP文件后,用HyperLynx 做的一条SDRAM线的波形仿真。图1,是在该导线两端没有加任何电阻时的波形。

该板的设计阻抗是50欧姆(6层),可以解释一下为什么不加电阻的波形这样差?
仿真时没有使用IBIS模型。直接用的3.3V,coms 中等沿速率的模型。该线长度为7.5英寸。


图1


图2

图2是在驱动端串解一个20欧姆电阻后的仿真波形。
实际测量的结果,基本如图1. 那么在修正设计时,在这种情况下是否需要加这个串连电阻? 是否有其它的解决办法?


回复:
在正常的情况下sdram接口的驱动都比较强,特别是地址线部分,需要带多个负载,如果pcb设计的拓扑结构不好,很容易引起信号的振荡,甚至由此造成本地总线死机现象,所以上面的现象属于正常的现象。
对于sdram信号的地址线部分,个人推荐增加阻尼电阻10欧左右。在多负载的情况下,即有利于消除信号的振荡,又不会降低驱动的带载能力。
对于sdram的数据线部分,属于双线信号,如果要加匹配,理论必须两边都要加,但这实际上很难实现,基本上在sdram加阻尼电阻就可以了,主要是由于大多数cpu输入电平都有比较严格的限制,而sdram想对的要求较宽。
阅读(6504) | 评论(0) | 转发(0) |
给主人留下些什么吧!~~