Chinaunix首页 | 论坛 | 博客
  • 博客访问: 105023
  • 博文数量: 16
  • 博客积分: 1401
  • 博客等级: 上尉
  • 技术积分: 170
  • 用 户 组: 普通用户
  • 注册时间: 2008-03-04 20:51
文章分类

全部博文(16)

文章存档

2011年(1)

2008年(15)

我的朋友

分类:

2008-03-04 21:01:45

SPI接口在模式0下输出第一位数据的时刻

SPI接口有四种不同的数据传输时序,取决于CPOLCPHL这两位的组合。图1中表现了这四种时序,
时序与
CPOLCPHL的关系也可以从图中看出。

1


CPOL是用来决定SCK时钟信号空闲时的电平,CPOL0,空闲电平为低电平,CPOL1时,

空闲电平为高电平。CPHA是用来决定采样时刻的,CPHA=0,在每个周期的第一个时钟沿采样,

CPHA1,在每个周期的第二个时钟沿采样。


由于我使用的器件工作在模式0这种时序(CPOL0CPHA0),所以将图1简化为图2
只关注模式
0的时序。

2


我们来关注
SCK的第一个时钟周期,在时钟的前沿采样数据(上升沿,第一个时钟沿),
在时钟的后沿输出数据(下降沿,第二个时钟沿)。首先来看主器件,主器件的输出口(
MOSI)输出的数据bit1
在时钟的前沿被从器件采样,那主器件是在何时刻输出
bit1的呢?bit1的输出时刻实际上在SCK信号有效以前,
SCK的上升沿还要早半个时钟周期。bit1的输出时刻与SSEL信号没有关系。再来看从器件,
主器件的输入口
MISO同样是在时钟的前沿采样从器件输出的bit1的,那从器件又是在何时刻输出bit1的呢。
从器件是在
SSEL信号有效后,立即输出bit1,尽管此时SCK信号还没有起效。关于上面的主器件
和从器件输出
bit1位的时刻,可以从图34中得到验证。

3


注意图
3中,CS信号有效后(低电平有效,注意CS下降沿后发生的情况),故意用延时程序
延时了一段时间,之后再向数据寄存器写入了要发送的数据,来观察主器件输出
bit1的情况(MOSI)。
可以看出,
bit1(值为1)是在SCK信号有效之前的半个时钟周期的时刻开始输出的(与CS信号无关),
到了
SCK的第一个时钟周期的上升沿正好被从器件采样。

4

4中,注意看CSMISO信号。我们可以看出,CS信号有效后,从器件立刻输出了bit1(值为1)。


通常我们进行的spi操作都是16位的。图5记录了第一个字节和第二个字节间的相互衔接的过程。
第一个字节的最后一位在
SCK的上升沿被采样,随后的SCK下降沿,从器件就输出了第二个字节的第一位。

5

 原文地址 http://blog.21ic.com/user1/1284/archives/2006/31500.html
阅读(4392) | 评论(0) | 转发(0) |
0

上一篇:没有了

下一篇:C语言学习总结

给主人留下些什么吧!~~