make 的基本语法与变数
make 的语法可是相当的多而复杂的,有兴趣的话可以到 去查阅相关的说明,鸟哥这里仅列出一些基本的规则,重点在于让读者们未来在接触原始码时,不会太紧张啊! ^_^好了,基本的 makefile 规则是这样的:
标的(target): 目标档1 目标档2
gcc -o 欲建立的执行档 目标档1 目标档2
那个标的(target)就是我们想要建立的资讯,而目标档就是具有相关性的 object files ,那建立执行档的语法就是以 按键开头的那一行!特别给他留意喔, ‘命令列必须要以 tab 按键作为开头’才行! 他的规则基本上是这样的:
* 在 makefile 当中的 # 代表注解;
* 需要在命令行的第一个字元;
* 标的(target)与相依档案(就是目标档)之间需以‘:’隔开。
同样的,我们以刚刚上一个小节的范例进一步说明,如果我想要有两个以上的执行动作时, 例如下达一个指令就直接清除掉所有的目标档与执行档,该如何制作呢?
# 1. 先建立编译的规则
[root@linux ~]# vi makefile
main: main.o haha.o sin_value.o cos_value.o
gcc -o main main.o haha.o sin_value.o cos_value.o -lm
clean:
rm -f main main.o haha.o sin_value.o cos_value.o
# 2. 测试看看:
[root@linux ~]# make clean
rm -rf main main.o haha.o sin_value.o cos_value.o
如此一来,我们的 makefile 里面就具有至少两个标的,分别是 main 与 clean ,如果我们想要建立 main 的话,输入‘make main’,如果想要清除有的没的,输入‘make clean’即可啊!而如果想要先清除目标档再编译 main 这个程式的话,就可以这样输入:‘make clean main’,如下所示:
[root@linux ~]# make clean main
rm -rf main main.o haha.o sin_value.o cos_value.o
cc -c -o main.o main.c
cc -c -o haha.o haha.c
cc -c -o sin_value.o sin_value.c
cc -c -o cos_value.o cos_value.c
gcc -o main main.o haha.o sin_value.o cos_value.o -lm
这样就很清楚了吧!?但是,您是否会觉得,咦! makefile 里面怎么重复的资料这么多啊!呵呵!没错!所以我们可以再藉由 shell script 那时学到的‘变数’来更简化 makefile 喔:
[root@linux ~]# vi makefile
LIBS = -lm
OBJS = main.o haha.o sin_value.o cos_value.o
main: ${OBJS}
gcc -o main ${OBJS} ${LIBS}
clean:
rm -f main ${OBJS}
与 bash shell script 的语法有点不太相同,变数的基本语法为:
1. 变数与变数内容以‘=’隔开,同时两边可以具有空格;
2. 变数左边不可以有 ,例如上面范例的第一行 LIBS 左边不可以是 ;
3. 变数与变数内容在‘=’两边不能具有‘:’;
4. 在习惯上,变数最好是以‘大写字母’为主;
5. 运用变数时,以 ${变数} 或 $(变数) 使用;
6. 在该 shell 的环境变数是可以被套用的,例如提到的 CFLAGS 这个变数!
7. 在指令列模式也可以给予变数。
由于 gcc 在进行编译的行为时,会主动的去读取 CFLAGS 这个环境变数,所以,您可以直接在 shell 定义出这个环境变数,也可以在 makefile 档案里面去定义,更可以在指令列当中给予这个咚咚呢!例如:
[root@linux ~]# CFLAGS="-Wall" make clean main
# 这个动作在上 make 进行编译时,会去取用 CFLAGS 的变数内容!(这就是在指令列读取CFLAGS变量。)
也可以这样:
[root@linux ~]# vi makefile
LIBS = -lm
OBJS = main.o haha.o sin_value.o cos_value.o
CFLAGS = -Wall
main: ${OBJS}
gcc -o main ${OBJS} ${LIBS}
clean:
rm -f main ${OBJS}
咦!我可以利用指令列进行环境变数的输入,也可以在档案内直接指定环境变数,那万一这个 CFLAGS 的内容在指令列与 makefile 里面并不相同时,以那个方式输入的为主?呵呵! 环境变数取用的规则是这样的:
1. make 指令列后面加上的环境变数为优先;
2. makefile 里面指定的环境变数第二;
3. shell 原本具有的环境变数第三。
此外,还有一些特殊的变数需要瞭解的喔:
* $@:代表目前的标的(target)
所以我也可以将 makefile 改成:
[root@linux ~]# vi makefile
LIBS = -lm
OBJS = main.o haha.o sin_value.o cos_value.o
CFLAGS = -Wall
main: ${OBJS}
gcc -o $@ ${OBJS} ${LIBS} <==那个 $@ 就是 main !
clean:
rm -f main ${OBJS}
这样是否稍微瞭解了 makefile ( 也可能是 Makefile ) 的基本语法?这对于您未来自行修改原始码的编译规则时,是很有帮助的喔!^_^!
阅读(1740) | 评论(0) | 转发(0) |