● 以下关于 CPU 的叙述中,错误的是 (1) 。 (1)A. CPU 产生每条指令的操作信号并将操作信号送往相应的部件进行控制 B. 程序计数器 PC 除了存放指令地址,也可以临时存储算术/逻辑运算结果 C. CPU 中的控制器决定计算机运行过程的自动化 D. 指令译码器是 CPU 控制器中的部件 |
印象里这是本套试题最典型的提问方法,"错误的是" = 绝对的"套路1"
我一看题就傻B了,都啥JB玩艺儿呀,妈的,明天老子去造CPU.
说话实确实他娘的没拆过CPU,不知道神仙在说啥,觉得傻B就应该选B吧
程序计数器绝对是神仙拿来忽悠人的,我冥冥记得,PC=program counter,就是一个程序指针,存个鸟计算结果呀.
● 以下关于 CISC(Complex Instruction Set Computer,复杂指令集计算机)和 RISC(Reduced Instruction Set Computer,精简指令集计算机)的叙述中,错误的是 (2) 。 (2)A. 在 CISC 中,其复杂指令都采用硬布线逻辑来执行 B. 采用 CISC 技术的 CPU,其芯片设计复杂度更高 C. 在 RISC 中,更适合采用硬布线逻辑执行指令 D. 采用 RISC 技术,指令系统中的指令种类和寻址方式更少 |
看来想答这套题还真他鸟的去造两个CPU,估计当初学专业时的失误,其实,我是一个农民..
这题我看了半天,完全不知道他在说什么,只能分辩出来是"套路1"
从我小学初中高中以及大学里语文一直不及格的文学水平来看,这个题光看四个答案,并且比较能略知,A说的是全面肯定,BCD陈述的是一个观点,这种情况下,我只能认为A是全面肯定句有问题.故先A
● 浮点数的一般表示形式为 N = 2EF ,其中 E 为阶码,F 为尾数。以下关于浮点表示的叙述中,错误的是 (3) 。两个浮点数进行相加运算,应首先(4) 。 (3)A. 阶码的长度决定浮点表示的范围,尾数的长度决定浮点表示的精度 B. 工业标准 IEEE754 浮点数格式中阶码采用移码、尾数采用原码表示 C. 规格化指的是阶码采用移码、尾数采用补码 D. 规格化表示要求将尾数的绝对值限定在区间[0.5, 1) (4)A. 将较大的数进行规格化处理 B. 将较小的数进行规格化处理 C. 将这两个数的尾数相加 D. 统一这两个数的阶码 |
看到这题立马就觉得光会造CPU在社会上是混不长的,哎..
(3)还是典型套路1,我日,考试时好像看差了,我记得当时认为是让选正确的,囧..
(4)我觉得做运算跟去国外花钱是一个道理,先得换钱,才能花,拳击里不是一个量级的不能打,所以选D
以下关于校验码的叙述中,正确的是 (5) 。
(5)A. 海明码利用多组数位的奇偶性来检错和纠错
B. 海明码的码距必须大于等于 1
C. 循环冗余校验码具有很强的检错和纠错能力
D. 循环冗余校验码的码距必定为 1
同学们猪一巴,这把真的换套路了,"正确的是" = 典型"套路2"
按照小学语文角度来选择,说虾米早虾米"必定为"虾米虾米的,一定有问题,我再日一下,我怎么看都认为我当时看的题目是套路1呢,怎么会是套路2呢?咋是2呢?2啊?!
● 以下关于 Cache 的叙述中,正确的是 (6) 。
(6)A. 在容量确定的情况下,替换算法的时间复杂度是影响 Cache 命中率的关键因素
B. Cache 的设计思想是在合理成本下提高命中率
C. Cache 的设计目标是容量尽可能与主存容量相等
D. CPU 中的 Cache 容量应大于 CPU 之外的 Cache 容量
哈哈,看吧看吧,造CPU还是有饭吃的,娘娘腿的,刚才好像是YY的造CPU,其实我还是一个农民..
其实我对Cache还是很有了解的,虽然现在还不会设计,将来也不可能会设计,但是我能确定A有可能对,BCD肯定不对,就选A
● 网络安全体系设计可从物理线路安全、网络安全、系统安全、应用安全等方面来
进行。其中,数据库容灾属于 (7) 。
(7) A. 物理线路安全和网络安全 B. 物理线路安全和应用安全
C. 系统安全和网络安全 D. 系统安全和应用安全
看着题就举手问监考老师,"题没发错吧,我报的软件设计师呢?" 那家伙看半天没看懂,拿来后面同学的题一看,妈的,这不都一样吗,你丫的倒底会吗?
看来是没办法了,仔细看题..有意思,原来是四选二呀,比四选一容易多了,我为什么会这么说的口头嚎同学们,如果不会的话,淘汰俩就行了,嚎~
容灾是啥意思不太明白,数据库还是懂的,跟安全相关的,跟物理线路没啥关系了吧,网线着火了,数据库不一定有事吧,网络上着火了也不一定有事吧,所以还剩俩了,喉喉~(据说选错了555555555555)
太累了,明天再继续,估计也没啥人看..