Chinaunix首页 | 论坛 | 博客
  • 博客访问: 353402
  • 博文数量: 49
  • 博客积分: 3229
  • 博客等级: 中校
  • 技术积分: 616
  • 用 户 组: 普通用户
  • 注册时间: 2006-11-26 21:46
文章分类

全部博文(49)

文章存档

2011年(8)

2010年(2)

2009年(3)

2008年(36)

我的朋友

分类:

2008-08-20 17:17:58

arm对异常中断的相应过程:
1.保存处理器当前状态,中断屏蔽为以及条件标志位。即保存CPSR的内容相应的SPSR寄存器。各异常中断有自己的SPSR
2.设置CPSR的值。设置CPSR的位,使处理器进入相应的执行模式,并禁止IRQ中断或FIQ中断
3.将寄存器lr_mode设置成返回地址
4.将PC的值设成中断向量地址。
这几步都是又处理器自动完成的。当进入irq中断后,要是此时再产生irq中断,以S3C2440为例,SRCPND,INTPND等寄存器还是会置位,也会产生irq请求。产生的irq请求提交给arm920t core。但此时
由于关闭了中断,irq请求是不会受理的。要是相同源产生多次中断,开中断后,一次中断请求会被相应。

对于IRQ,通常科见到如下进入的代码:
sub lr,lr,#4
stmdb sp!,{r0-r12,lr}

返回代码:
ldmia sp!,{r0-r12,pc}^
^表示将spsr赋值给cpsr.

参考资料:《ARM体系结构与编程》
        《S3C2410完全开发流程》
阅读(1632) | 评论(0) | 转发(0) |
给主人留下些什么吧!~~