Chinaunix首页 | 论坛 | 博客
  • 博客访问: 698504
  • 博文数量: 130
  • 博客积分: 2192
  • 博客等级: 大尉
  • 技术积分: 1410
  • 用 户 组: 普通用户
  • 注册时间: 2009-05-31 15:37
文章分类

全部博文(130)

文章存档

2013年(1)

2012年(4)

2011年(27)

2010年(97)

2009年(1)

分类: 嵌入式

2010-06-29 20:00:27

确定PLL 过程:

1.确定 cpu频率                Fcclk
2.确定 晶振频率        Fosc ,Fcclk 一定是Fosc的整数倍。
3.计算M值 M = Fcclk/Fosc,M的取值范围为1~32。实际写入MSEL位的值为M-1的整数倍。
4.计算P值 选择P值以配置PSEL位。通过设置P值,使Fcco在定义的频率限制范围内。P必须是1, 2, 4或8其中的一个。 






 





PLL :

Fcco为PLL电流控制振荡器的输出频率
Fcclk = M×Fosc


相位频率检测:把两个输入的时钟相位差值 ==》  电流值

流控震荡器:电流值 ==》 频率

当检测输入的两个一样时,稳定了










PLL 的锁定过程:
CCO的输出频率受到“相位频率检测”部件的控制,输出所需频率的过程不是一蹴而就的,而是一个拉锯反复的过程。


举例:

系统要求Fosc=10MHz,Fcclk=60MHz。
        根据这些要求:
  • 确定Fcclk=60MHz;
  • 选择Fosc=10MHz;
  • 计算M= Fcclk/Fosc=60MHz/10MHz=6。M-1=5,所以写入 PLLCFG[4:0]=00101;
  • 计算P=Fcco/( Fcclk*2),其中Fcco为156~320 MHz。当Fcco=156MHz时,P=156MHz/(2*60MHz)=1.3当Fcco=320MHz时, P=2.67
        P取整数2,所以写入PLLCFG[6:5]=01
阅读(1038) | 评论(0) | 转发(0) |
给主人留下些什么吧!~~